문서 ID: 000086026 콘텐츠 형태: 문제 해결 마지막 검토일: 2012-07-27

설계 도우미는 10GBASE-R PHY v12.0 메가 기능을 포함하는 Arria V 설계에 대한 가짜 경고를 생성합니다.

중요 문제

설명

Arria V 장치 제품군을 대상으로 하는 설계의 경우 설계를 실행하는 경우 10GBASE-R PHY v12.0 메가 기능 포함 피팅 후 도우미, 설계 도우미는 다음을 생성합니다. 4개의 중요 경고:

  • Critical Warning (332012): Synopsys Design Constraints File file not found
  • Critical Warning (308019): (Critical) Rule C101: Gated clock should be implemented according to the Altera standard scheme
  • Critical Warning (308060): (High) Rule D101: Data bits are not synchronized when transferred between asynchronous clock domains
  • Critical Warning (308067): (High) Rule D103: Data bits are not correctly synchronized when transferred between asynchronous clock domains

이러한 경고는 Quartus의 타이밍 분석과 관련이 있습니다. II 소프트웨어 버전 12.0은 Arria V 장치를 지원하지 않습니다.

해결 방법

컴파일 및 기능 시뮬레이션의 경우 안전하게 사용할 수 있습니다. 이러한 경고를 무시합니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 1 제품

모두 표시

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.