문서 ID: 000086884 콘텐츠 형태: 문제 해결 마지막 검토일: 2019-09-12

병렬 인터페이스용 PHY Lite에서 10 FPGA IP를 인텔® Arria® 발생하는 주파수가 사용자 입력 주파수와 다른 이유는 무엇입니까?

환경

  • 인텔® Quartus® Prime Pro Edition
  • 인텔® Quartus® Prime Standard Edition
  • 병렬 인터페이스용 PHY Lite 인텔® Arria® 10 FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    인텔® Quartus® Prime Pro Edition 소프트웨어 버전 19.1과 인텔® Quartus® Prime Standard Edition 소프트웨어 버전 18.1 업데이트 1의 문제로 인해 병렬 인터페이스용 PHY Lite의 인터페이스 클럭 주파수, PLL 참조 클럭 주파수 및 VCO 클럭 주파수가 사용자 입력 주파수와 인텔® Arria® 10 FPGA IP가 사용자 입력 주파수와 다르다는 것을 알 수 있습니다. RTL 시뮬레이션을 수행하면 사용된 주파수가 컴파일 보고서의 주파수 대신 사용자 입력 주파수임을 알 수 있습니다.

    예를 들어

    해결 방법

    RTL 시뮬레이션에서 반올림 오류를 방지하기 위해 주파수가 가장 가까운 짝수까지 반올림되어 시뮬레이션 중에 모든 클럭 에지가 정렬됩니다. 그러나 실제 하드웨어에서 주파수는 컴파일 보고서의 주파수입니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    모두 표시

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.