인텔® Quartus® Prime Pro Edition 소프트웨어 버전 19.1과 인텔® Quartus® Prime Standard Edition 소프트웨어 버전 18.1 업데이트 1의 문제로 인해 병렬 인터페이스용 PHY Lite의 인터페이스 클럭 주파수, PLL 참조 클럭 주파수 및 VCO 클럭 주파수가 사용자 입력 주파수와 인텔® Arria® 10 FPGA IP가 사용자 입력 주파수와 다르다는 것을 알 수 있습니다. RTL 시뮬레이션을 수행하면 사용된 주파수가 컴파일 보고서의 주파수 대신 사용자 입력 주파수임을 알 수 있습니다.
예를 들어
RTL 시뮬레이션에서 반올림 오류를 방지하기 위해 주파수가 가장 가까운 짝수까지 반올림되어 시뮬레이션 중에 모든 클럭 에지가 정렬됩니다. 그러나 실제 하드웨어에서 주파수는 컴파일 보고서의 주파수입니다.