문서 ID: 000100467 콘텐츠 형태: 문제 해결 마지막 검토일: 2025-04-03

F-Tile 저지연 50G 이더넷 IP 설계 예에서 내부 직렬 루프백 테스트가 실패하는 이유는 무엇입니까?

설명

Quartus® Prime Pro Edition 소프트웨어 버전 24.3.1 이하의 문제로 인해 설계 예제 프로젝트의 QSF 핀 할당 불일치로 인해 F-Tile 저지연 50G 이더넷 설계 예에 대한 내부 직렬 루프백 테스트 실패가 발생할 수 있습니다.

해결 방법

Quartus® Prime Pro Edition 소프트웨어 버전 24.3.1 이하에서 이 문제를 해결하려면 Example Design 프로젝트 디렉토리에서 alt_e50_f_hw.qsf 파일을 찾아 아래와 같이 직렬 트랜시버, QSFP 제어 및 클럭 신호 포트의 핀 위치 할당을 수정합니다.

# 핀 및 위치 할당
# ================= =========
set_location_assignment PIN_R14 -to clk_ref
set_location_assignment PIN_CM29 - CLK100
set_location_assignment PIN_AC10 -에서 o_tx_serial[0]
set_location_assignment PIN_Y7 -to o_tx_serial[1]
set_location_assignment PIN_AC4 -에서 i_rx_serial[0]
set_location_assignment PIN_T1 -to i_rx_serial[1]
set_location_assignment PIN_AB11 -에서 o_tx_serial_n[0]
set_location_assignment PIN_AA8 -에서 o_tx_serial_n[1]
set_location_assignment PIN_AB5 -에서 i_rx_serial_n[0]
set_location_assignment PIN_U2 -에서 i_rx_serial_n[1]
set_location_assignment PIN_CM23 -to qsfp_rstn
set_location_assignment PIN_CP23 -to qsfp_lowpwr

이 문제는 Quartus® Prime Pro Edition 소프트웨어의 향후 릴리스에서 해결될 예정입니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 1 제품

모두 표시

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.