여전히 Nios® II 프로세서를 사용하는 이전 Quartus® Prime Standard Edition에서 Quartus® Prime Standard Edition 버전 24.1로 HDMI Arria® 10 FPGA IP 설계 예제를 마이그레이션할 때 컴파일 중에 다음 오류가 표시될 수 있습니다.
오류: PLL의 RST_N 포트가 인스턴스 hdmi_tx_top:u_hdmi_tx_top|pll_hdmi:u_iopll_tx|pll_hdmi_altera_iopll_241_5hi4oia:iopll_0|altera_iopll:altera_iopll_i|twentynm_iopll_ip:twentynm_pll|iopll_inst에서 제대로 연결되지 않았습니다. PLL의 재설정 포트가 연결되어 있어야 합니다. 어떤 이유로든 PLL의 잠금이 해제되면 참조 클럭에 대한 잠금을 다시 설정하기 위해 PLL을 수동으로 재설정해야 할 수 있습니다. 정보: 연결해야 합니다.
Nios® II 프로세서는 더 이상 Quartus® Prime Standard Edition 버전 24.1에 포함되지 않습니다. 단종되었습니다.
이 문제를 해결하려면 Nios® V 프로세서를 사용하도록 설계를 업데이트하십시오.