HPS IP 주변 장치 신호를 FPGA 인터페이스에 매핑

AN 706: HPS IP 주변 장치 신호를 FPGA 인터페이스(PDF)에 매핑하면 Qsys 및 인텔® Quartus® Prime 또는 Quartus® II 소프트웨어를 사용하여 FPGA 인터페이스를 통해 하드 프로세서 시스템(HPS) 주변 장치를 라우팅하는 데 필요한 설계 흐름을 소개합니다. 이 응용 프로그램 노트에는 HPS EMAC 및 I2C 주변 장치 신호를 FPGA 인터페이스에 매핑하는 방법을 보여주는 간단한 자습서가 포함되어 있습니다. 골든 하드웨어 참조 설계(GHRD)를 기반으로 하며 매핑 절차를 완료하는 방법에 대한 단계별 지침을 제공합니다.

설계는 다음 인텔® FPGA 개발 키트를 위해 제공됩니다.

Hps 설계 예시 다이어그램

그림 1. 설계 예시 블록 다이어그램.

이 설계 예제 사용

이 예제를 실행하려면 an706-design-files.zip을 다운로드하여 하드 드라이브에 압축을 풀십시오. 그런 다음 AN 706의 지침을 따르십시오: HPS IP 주변 장치 신호를 FPGA 인터페이스(PDF)에 매핑합니다.

이 설계의 사용은 인텔® 설계 예시 라이센스 계약의이용 약관에 따라 달라질 수 있습니다.

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.