Agilex™ 7 FPGA 인터페이스 프로토콜 설계 여정

대화형 FPGA 인터페이스 설계 여정은 사용자 로직 애플리케이션을 보드의 구성 요소(예: 메모리, 플래시 장치, 이더넷, 호스트 서버 대 FPGA 인터페이스(예: PCIe 또는 CXL), I2C, SPI, UART, USB 등뿐만 아니라 비디오, 무선 및 유선 통신 인터페이스. FPGA 인터페이스 설계는 사용자 로직 애플리케이션과 보드의 세부 사항 사이에 추상화 계층을 제공하여 휴대성, 설계 재사용 및 높은 수준의 설계 흐름을 가능하게 합니다. 아래 인터페이스를 선택하고 왼쪽 탐색에서 원하는 설계 단계를 선택하여 사용 가능한 리소스를 찾습니다.

Back to Design Hub

Design with IO Design with GPIO and LVDS IO Design with PHY Lite IP Discover Transceiver Tiles Select Transceiver Tile Design with Transceiver Tiles Design with E-Tile Design with F-Tile Design with P-Tile Design with R-Tile
Please select the desired journey step from the flowchart to the left to view the applicable assets.

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.