Cyclone® V E FPGA
Cyclone® V E FPGA는 다양한 스펙트럼의 범용 로직 및 DSP 애플리케이션을 위한 낮은 시스템 비용 및 전력을 위해 최적화되었습니다.
Cyclone® V E FPGA
혜택
더 적은 전력, 설계 시간 및 비용으로 더 많은 작업 수행
TSMC의 28nm 저전력(28LP) 공정 기술을 기반으로 구축되었으며 풍부한 하드 지적 재산권(IP) 블록을 포함하여 차별화하고 더 많은 작업을 수행할 수 있습니다.
로직 통합 및 차별화 기능
8개 입력 ALM(Adaptive Logic Module) 및 가변 정밀 디지털 신호 처리(DSP) 블록을 제공하여 최대 13.59Mb의 임베디드 메모리를 허용합니다.
시스템 비용 절감
작동에는 2개의 코어 전압만 필요하며 저가형 와이어 결합 패키지로 제공됩니다. 프로토콜을 통한 구성(CvP) 및 부분 재구성과 같은 혁신적인 기능을 포함합니다.
응용 프로그램

산업용: 단일 장치 동작 및 모터 제어
소프트웨어 드라이버 대비 하드웨어 가속을 통한 고성능으로 다축 모션 제어를 통해 고정밀 제어를 지원합니다. 프로토콜(산업용 이더넷 및 필드버스)과 제어 로직의 통합으로 신뢰성이 향상되고 설치 공간이 최소화되며 비용이 절감됩니다.

군사 응용 프로그램
SWaP 요구 사항을 충족하도록 설계되었습니다. 배터리 수명 연장, 열적으로 제한된 환경에서의 작동 능력, 더 적은 수의 지원 구성 요소 및 컴팩트한 패키지. JTAG 포트 보호, 256비트 휘발성 및 비휘발성 AES 암호화, 오류 감지 회로 및 고유 ID를 포함한 포괄적인 보안 제품군입니다.

군대: 야간 투시경
사용하지 않는 하드 IP 블록의 전원을 꺼서 전력을 절감합니다. 하드 메모리 컨트롤러에서 LPDDR2 지원. 효율적인 비디오 처리를 위한 DSP 블록의 비용 절감. 철저한 테스트와 검증을 거친 비디오 및 이미지 처리(IP) 제품군을 사용하면 차별화된 기능에 집중할 수 있습니다.
주요 기능
내부 메모리 블록
- M10K: 소프트 오류 수정 코드(ECC)가 있는 10킬로비트(Kb) 메모리 블록.
- 메모리 로직 배열 블록(MLAB): ALM의 최대 25%를 MLAB 메모리로 사용할 수 있는 640비트 분산 LUTRAM.
범용 I/O
- 초당 875메가비트(Mbps) 저전압 차동 신호(LVDS) 수신기 및 840Mbps LVDS 송신기.
- 400MHz/800Mbps 외부 메모리 인터페이스.
- 온칩 종단(OCT).
- 최대 16mA의 드라이브 힘으로 3.3V를 지원합니다.
가변 정밀 DSP 블록
가변 정밀 DSP: 동일한 가변 정밀 DSP 블록, 64비트 누산기 및 캐스케이드에서 최대 3개의 신호 처리 정밀도 레벨을 기본적으로 지원합니다.
임베디드 하드 IP 블록
- DDR3, DDR2 및 LPDDR2 SDRAM 장치에 대해 최대 2개의 하드 메모리 컨트롤러를 지원합니다.
- 각 컨트롤러는 두 개의 칩 선택 및 선택적 ECC를 통해 최대 4기가비트(Gb) 밀도의 8-32비트 구성 요소를 지원합니다.
추가 리소스
개발 보드, 지적 재산, 지원 등과 같은 Altera® FPGA 장치와 관련된 내용을 더 확인하십시오.
지원 리소스
교육, 문서, 다운로드, 도구 및 지원 옵션을 위한 리소스 센터입니다.
개발 보드
당사의 FPGA를 시작하고 Altera의 검증된 하드웨어 및 설계를 통해 시장 진출 시간을 단축하십시오.
지적 재산권
Altera의 검증된 IP 코어 및 참조 설계의 광범위한 포트폴리오를 통해 설계 주기를 단축하십시오.
FPGA 디자인 소프트웨어
하드웨어 및 소프트웨어 설계를 신속하게 완성하는 데 도움이 되는 Quartus Prime 소프트웨어와 생산성 향상 도구 세트를 살펴보십시오.
영업팀 문의
Altera® FPGA 제품 설계 및 가속 요구 사항에 대해서는 영업팀에 문의하십시오.
구입처
지금 Altera® 공인 대리점에 문의하십시오.