주요 콘텐츠로 건너뛰기
인텔 로고 - 홈페이지로 돌아가기
내 도구

언어 선택

  • Bahasa Indonesia
  • Deutsch
  • English
  • Español
  • Français
  • Português
  • Tiếng Việt
  • ไทย
  • 한국어
  • 日本語
  • 简体中文
  • 繁體中文
로그인 제한된 콘텐츠 접근

Intel.com 검색 사용

몇 가지 방법을 통해 Intel.com 사이트 전체를 간편하게 검색할 수 있습니다.

  • 브랜드 이름: 코어 i9
  • 문서 번호: 123456
  • Code Name: Emerald Rapids
  • 특별 운영자: "Ice Lake", Ice AND Lake, Ice OR

바로 가기

가장 인기있는 검색 결과를 찾으려면 아래의 퀵 링크를 찾아볼 수 있습니다.

  • 제품 정보
  • 지원
  • 드라이버 및 소프트웨어

최근 검색

로그인 제한된 콘텐츠 접근

고급 검색

다음에서만 검색

Sign in to access restricted content.
  1. 인텔® 제품
  2. Altera® FPGA, SoC FPGA 및 CPLD
  3. Altera® FPGA Intellectual Property
  4. 인터페이스 프로토콜 IP
  5. PCIe 인텔® FPGA IP

사용 중인 브라우저 버전은 이 사이트에 권장되지 않습니다.
다음 링크 중 하나를 클릭하여 브라우저를 최신 버전으로 업그레이드하십시오.

  • Safari
  • Chrome
  • Edge
  • Firefox

PCIe용 인텔® FPGA IP

PCI Express(PCIe*) 프로토콜은 2.5GT/s(초당 기가 전송)에서 32GT/s 이상의 데이터 전송 속도를 제공하는 확장형의 기능이 풍부한 고성능 직렬 프로토콜입니다. PCIe용 인텔®FPGA 지적 재산권(IP)은 PCI-SIG 조직이 차세대 사양을 제공함에 따라 계속 확장되고 있습니다. 인텔은 1992년 이래 PCI-SIG의 회원이었으며 차세대의 실리콘이 출시될 때마다 PCI-SIG 규정 준수 워크숍에 계속 참여하여 상호 운용성과 현재 산업 표준의 적합성을 보장합니다.

PCIe IP 솔루션에는 트랜잭션 및 데이터 링크 계층은 물론 강화된 물리적 계층을 포함하는 PCIe 강화 프로토콜 스택이 포함됩니다. 후자는 PMA(Physical Medium Attachment)와 PCS(Physical Coding Sublayer)를 모두 포함합니다. TI의 PCIe IP 포트폴리오에는 DMA(직접 메모리 액세스) 엔진 및 PCIe 스위치와 같은 선택적 소프트 IP 블록도 포함됩니다. 강화된 IP와 소프트 IP의 고유한 조합은 최적의 통합을 위한 뛰어난 성능과 유연성을 가집니다.

인텔 FPGA IP 기능 기반 PCIe IP 솔루션은 PCI-SIG의 프로토콜 로드맵과 함께 발전해 왔습니다.

  • GTS PCIe 하드 IP로 최대 PCIe 4.0 x8 지원 ›
  • R-Tile PCIe 하드 IP로 최대 PCIe 5.0 x16 지원 ›
  • F-Tile PCIe 하드 IP로 최대 PCIe 4.0 x16 및 400G 이더넷 지원 ›
  • P-Tile PCIe 하드 IP로 최대 PCIe 4.0 x16 지원 ›
  • L/H Tile PCIe 하드 IP로 최대 PCIe 3.0 x16 지원 ›
  • Arria® 10 및 Cyclone® 10 장치에서 하드 IP로 최대 3x8 지원 ›

당사의 보완적인 소프트 IP는 PCIe DMA 및 스위치 기능을 수행하기 위해 위의 PCIe 하드 IP와 함께 작동합니다.

  • Agilex™ 7 FPGA – R-Tile PCIe 하드 IP를 보완하기 위해 사용 가능한 AXI 다중 채널 DMA IP(AXI-Stream 인터페이스) ›
  • Agilex™ 7 및 Stratix® 10 FPGAs – H-타일(Stratix® 10)/P-타일/F-타일/R-타일 PCIe 하드 IP를 보완하기 위해 사용 가능한 다중 채널 DMA IP(AVMM/AVST 인터페이스) ›
  • P-타일/F-타일/R-타일 PCIe 하드 IP를 보완하기 위해 확장 가능한 PCIe 스위치 IP 사용 가능 ›
  • GTS PCIe 하드 IP를 보완하는 데 사용할 수 있는 Agilex™ 5 및 Agilex™ 3 FPGAs - AXI 다중 채널 DMA IP(AXI-Stream 인터페이스)에 대한 자세한 내용은 현지 판매 대리점에 문의하십시오.

장치 지원 및 PCIe IP 블록 수

장치 제품군

PCIe IP 블록 수

PCIe 링크 속도

1.0(2.5GT/s)

PCIe 링크 속도

2.0(5.0GT/s)

PCIe 링크 속도

3.0(8.0GT/s)

PCIe 링크 속도

4.0(16.0GT/s)

PCIe 링크 속도

5.0(32.0GT/s)
애자일렉스™ 7 장치당 1-4 ✓ ✓ ✓ ✓ ✓
Agilex™ 5 장치당 1~4 ✓ ✓ ✓ ✓
애자일렉스™ 3 장치당 1개 ✓ ✓ ✓
Stratix® 10 장치당 1-4 ✓ ✓ ✓ ✓

Arria® 10 장치당 1-4 ✓ ✓ ✓

Cyclone® 10 장치당 1개 ✓ ✓

Cyclone® 10 GX 장치당 1개 ✓ ✓

Arria® V 장치당 1-2 ✓ ✓

Cyclone® V GT 장치당 2 ✓ ✓

Cyclone® V GX 장치당 1-2 ✓

Stratix® IV 장치당 2-4개 ✓ ✓

Cyclone® IV GX 장치당 1개 ✓

Arria® II GZ 장치당 1개 ✓ ✓

Arria® II GX 장치당 1개 ✓

모두 보기 간단히 표시

추가 리소스

IP 찾기

귀하의 요구 사항에 적합한 Altera® FPGA 지적 재산권 코어를 찾아보십시오.

기술 지원

이 IP 코어에 대한 기술 지원을 받으려면 지원 리소스 또는 인텔® 우수 고객 지원 방문하십시오. 또한 지식 센터 및 커뮤니티에서 이 기능과 관련된 항목을 검색할 수도 있습니다.

IP 평가 및 구매

Altera® FPGA 지적 재산권 코어에 대한 평가 모드 및 구매 정보.

IP 기본 제품군

Quartus® Prime Standard 또는 Pro Edition Software에 대한 활성 라이센스가 있는 무료 Altera® FPGA IP 코어 라이센스.

디자인 예

Altera® FPGA 장치용 설계 예시 및 참조 설계를 다운로드하십시오.

영업팀 문의

Altera® FPGA 제품 설계 및 가속 요구 사항에 대해서는 영업팀에 문의하십시오.

상세히 표시 간단히 표시
제품 비교
  • 회사 정보
  • 우리의 약속
  • 포용력
  • 투자자 관련 정보
  • 연락처
  • 새 소식
  • 사이트 맵
  • 채용정보
  • ©인텔사
  • 이용 약관
  • *법률 정보
  • 쿠키
  • 개인정보처리방침
  • 공급망 투명성
  • 개인 정보를 공유하지 마십시오 California Consumer Privacy Act (CCPA) Opt-Out Icon

인텔 기술은 지원되는 하드웨어, 소프트웨어 또는 서비스 활성화를 요구할 수 있습니다. // 어떤 제품 또는 구성 요소도 절대적으로 안전하지는 않습니다. // 비용과 결과는 달라질 수 있습니다. // 성능은 용도, 구성 및 기타 요인에 따라 달라질 수 있습니다. 자세한 내용은 intel.com/performanceindex 에서 확인하십시오. // 모든 법적 고지 및 면책 사항을 참조하십시오. // 인텔은 인권을 존중하고 인권 침해 공모를 방지하기 위해 노력합니다. 인텔의 글로벌 인권 규정을 확인하십시오. 인텔의 제품 및 소프트웨어는 국제적으로 합의된 인권을 침해하지 않는 응용 프로그램에서만 사용되어야 합니다.

인텔 바닥글 로고